FPGA-Oriented Hardware Cryptography

FPGA-Oriented Hardware Cryptography

ITA

L’obiettivo del gruppo di ricerca è quello di implementare algoritmi crittografici e primitive di tipo Physical Unclonable Functions (PUFs) e True Random Number generators (TRNGs) che siano competitivi in termini di risorse hardware e robusti rispetto ai diversi tipi di attacchi. Il gruppo di ricerca ha esperienza sull’architettura interna delle FPGA (in particolare quelle della famiglia AMD) e ha proposto nuove architetture di PUF e TRNG allo stato dell’arte in termini di ottimizzazione del tradeoff tra prestazioni statistiche e utilizzo di risorse hardware.

ENG

The research group's goal is to implement cryptographic algorithms and primitives such as Physical Unclonable Functions (PUFs) and True Random Number generators (TRNGs) that are competitive in terms of hardware resources and robust against various types of attacks. The research group has experience with the internal architecture of FPGAs (particularly those of the AMD family) and has proposed new state-of-the-art PUF and TRNG architectures in terms of optimizing the tradeoff between statistical performance and hardware resource usage.

© Università degli Studi di Roma "La Sapienza" - Piazzale Aldo Moro 5, 00185 Roma